ADIAD9211BCPZ-250Convertitore analogico-digitale di campionamento monolitico da 10 bit a 250 MSPS da 1,8 V
AD9211BCPZ-250è un convertitore analogico-digitale monolitico di campionamento a 10 bit ottimizzato per alte prestazioni, bassa potenza e facilità d'uso.Il prodotto funziona a una velocità di conversione fino a 300 MSPS ed è ottimizzato per prestazioni dinamiche eccezionali nei sistemi di trasmissione a banda larga e a banda largaTutte le funzioni necessarie, incluse le funzioni di tracciamento e tenuta (T/H) e di riferimento della tensione, sono incluse sul chip per fornire una soluzione completa di conversione del segnale.
L'ADC richiede un alimentatore di tensione analogica da 1,8 V e un orologio differenziale per il funzionamento a pieno rendimento.formato binario offsetUn'uscita di data clock è disponibile per una corretta tempistica dei dati di uscita.
Prodotto con un processo CMOS avanzato, ilAD9211BCPZ-250è disponibile in un LFCSP a 56 piombo, specificato nell'intervallo di temperatura industriale (−40°C a +85°C).
Specificità diAD9211BCPZ-250
Risoluzione: 10 bit
Numero di canali: 1 canale
Tipo di interfaccia:SPI
Tasso di campionamento:250 ms/s
Tipo di input:Differenziale
Architettura:Pipeline
Tensione di alimentazione analogica: da 1,7 V a 1,9 V
Tensione di alimentazione digitale: da 1,7 V a 1,9 V
SNR - Rapporto segnale/rumore:59,4 dB
Temperatura minima di funzionamento:- 40 C
Temperatura massima di funzionamento: + 85 C
DNL - Non linearità differenziale: +/- 0,5 LSB
Errore di guadagno:4.3 %FSR
Altezza: 0,83 mm
INL - Nonlinearità integrale: +/- 0,45 LSB
Tensione di ingresso:1.25 Vp-p
Lunghezza:8 mm
Sensibile all'umidità:Sì
Numero di ingressi dell'ADC:1 ingresso
Numero di convertitori:1 convertitore
Tensione di alimentazione di funzionamento:1.8 V
Pd - Dissipazione di potenza:437 mW
Consumo di energia: 380 mW
Tensione di alimentazione - Max:1.8 V
Tensione di alimentazione - Min:1.8 V
Larghezza:8 mm
Peso unitario: 170 mg
Caratteristiche delAD9211BCPZ-250
SNR = 60,1 dBFS @ fIN fino a 70 MHz @ 300 MSPS
ENOB di 9,7 @ fIN fino a 70 MHz @ 300 MSPS (-1,0 dBFS)
SFDR = −80 dBc @ fIN fino a 70 MHz @ 300 MSPS (−1,0 dBFS)
Linearità eccellente
DNL = ±0,1 LSB tipico
INL = ±0,2 LSB tipico
LVDS a 300 MSPS (livelli ANSI-644)
larghezza di banda analogica a piena potenza di 700 MHz
Referenza sul chip, non richiesto disaccoppiamento esterno
Buffer di input integrato e sistema di tracciamento e mantenimento
Diminuzione della potenza
437 mW @ 300 MSPS LVDS modalità SDR
410 mW @ 300 MSPS LVDS modalità DDR
Intervallo di tensione di ingresso programmabile
1.0 V a 1,5 V, nominale 1,25 V
1.8 V di alimentazione analogica e digitale
Formato dei dati di uscita selezionabile (binario offset, complemento di due, codice Gray)
I punti salientiAD9211BCPZ-250
Alte prestazioni Mantenere 60,1 dBFS SNR @ 300 MSPS con un ingresso di 70 MHz.
Basso consumo di potenza: solo 410 mW @ 300 MSPS.
Facile utilizzo LVDS dati di uscita e segnale di orologio di uscita consentono l'interfaccia con la tecnologia FPGA attuale.L'alimentazione a 8 V semplifica la progettazione dell'alimentazione del sistema.
Controllo delle porte seriali L'interfaccia delle porte seriali standard supporta varie funzioni del prodotto, come la formattazione dei dati, la disabilitazione dello stabilizzatore del ciclo di servizio dell'orologio, il disattivamento, la regolazione della guadagna,e generazione del modello di prova di uscita.
Famiglia di pin-compatibile ¢ Famiglia di pin-compatibile a 12 bit offerta come AD9230.
Applicazioni diAD9211BCPZ-250
Comunicazioni a banda larga senza fili e cablate
Percorso inverso del cavo
Attrezzature di prova per le comunicazioni
Sottosistemi radar e satellitari
Linearizzazione dell'amplificatore di potenza
Diagramma di blocco funzionale diAD9211BCPZ-250
Persona di contatto: Mr. Sales Manager
Telefono: 86-13410018555
Fax: 86-0755-83957753