Lasciate un messaggio
Ti richiameremo presto!
Il tuo messaggio deve contenere da 20 a 3000 caratteri!
Si prega di controllare la tua email!
Ulteriori informazioni facilitano una migliore comunicazione.
Inviato con successo!
Ti richiameremo presto!
Lasciate un messaggio
Ti richiameremo presto!
Il tuo messaggio deve contenere da 20 a 3000 caratteri!
Si prega di controllare la tua email!
—— Nishikawa dal Giappone
—— Luis dagli Stati Uniti
—— Richardg Dalla Germania
—— Tim dalla Malesia
—— Vincent dalla Russia
—— Nishikawa dal Giappone
—— Sam dagli Stati Uniti
—— Lina dalla Germania
Logica programmabile IC di potere basso di rendimento elevato A3P250-FGG256I del microchip del rifornimento
Descrizione di prodotto
I dispositivi di A3P250-FGG256I hanno fino a 1 milione portoni del sistema, di sostegno con fino a 144 kbits dell'utente SRAM e fino a 300 I/Os della vera doppia porta.
Caratteristica
700 Mbps RDT, I/Os LVDS-capace (A3P250 e di cui sopra)
operazione di Misto-tensione 1.5V, 1.8V, 2.5V e 3.3V
Supporto di tensione di alimentazione elettrica della vasta gamma per JESD8-B, permettendo che I/Os funzioni a partire da 2.7V a 3.6V
Tensioni-su Banca-selezionabili dell'ingresso/uscita a 4 banche per chip
Norme asimmetriche dell'ingresso/uscita: LVTTL, LVCMOS 3.3V/2.5V/1.8V/1.5V, 3.3V PCI/3.3V PCI-X e LVCMOS 2.5V/5.0V hanno introdotto
Norme differenziali dell'ingresso/uscita: LVPECL, LVDS, B-LVDS e M-LVDS
L'ingresso/uscita registra su input, uscita e permette ai percorsi
I/Os di risparmio Caldo-permutabile e freddo
Di sostegno soltanto dai dispositivi A3P030.
Tasso di pantano dell'uscita e forza programmabili dell'azionamento
Debole tiri su /-Down
Prova di ricerca di frontiera di IEEE 1149,1 (JTAG)
Pacchetti Pin-compatibili attraverso la famiglia di ProASIC 3