TI TMS320VC5402PGE100 Processore di segnale digitale a punto fisso
Descrizione del prodotto
Il processore di segnale digitale a punto fisso TMS320VC5402PGE100 si basa su un'architettura Harvard avanzata modificata che ha un bus di memoria di programma e tre bus di memoria di dati.Questo processore fornisce un'unità logica aritmetica con un elevato grado di parallelismoLa base della flessibilità operativa e della velocità di questo DSP è un set di istruzioni altamente specializzato.
Caratteristica
Architettura multibus avanzata con tre bus di memoria dati a 16 bit separati e un bus di memoria di programma
Unità di logica aritmetica (ALU) a 40 bit, compresa una spinta a canna a 40 bit e due accumulatori a 40 bit indipendenti
Unità di confronto, selezione e memorizzazione (CSSU) per la selezione di aggiunta/confronto dell'operatore Viterbi
Codificatore di esponenti per calcolare un valore di esponente di un accumulatore a 40 bit in un singolo ciclo
Due generatori di indirizzi con otto registri ausiliari e due unità aritmetiche di registro ausiliari (ARAU)
Bus dati con caratteristica di bus-holder
Modalità di indirizzamento estesa per spazio di programma esterno indirizzabile massimo da 1M × 16 bit
ROM 4K x 16-bit su chip
16K x 16 bit di RAM a doppio accesso sul chip
Operazioni di ripetizione di istruzioni singole e di ripetizione di blocchi per il codice di programma
Istruzioni di blocco-memoria-spostamento per una gestione efficiente dei programmi e dei dati
Istruzioni con un operando di parole di 32 bit
Istruzioni con due o tre letture operanti
Istruzioni aritmetiche con magazzino e carico paralleli
Istruzioni per la conservazione condizionata
Ritorno veloce dall'interruzione
Persona di contatto: Mr. Sales Manager
Telefono: 86-13410018555
Fax: 86-0755-83957753